據有關消息報道,AMD和惠普公司的專家日前為PCI Express 3.0開發了兩個新的擴展功能規范,藉由這兩項新規范,除了可以降低相關微電路成本外還可以增加對多協議的支持,并且可以降低設備對中央處理器的訪問頻率。相關開發人員希望他們的提案能夠被明年才發布的PCI-E 3.0規范所采納。上述兩個擴展功能并不互相依賴,它們主要應用于內置系統或高速系統的圖形應用。這兩項擴展功能適用于工作頻率為2.5GHz、5GHz和8GHz版本的PCI-E規范。PCI-E 3.0規范向下兼容PCI-E 2.0和PCI-E 1.0,最高傳輸速度可達32GB/s,有望在2010年出現相關產品。
第一個擴展功能被稱為多路復用協議,它利用板卡上的一系列模塊,實現PCI-E和其他7種不同的協議之間的動態切換。利用該功能,我們可以構建這樣一個解決方案:通過PCI-E接口,處理器和顯卡通過QPI(Quick Path Interconnect)或者HT(Hyper Transport)連接。第二個擴展功能被稱為輕信息,它允許協處理器及外圍設備在存儲系統的支持下,通過PCI-E接口互相通信,而不必再經過中央處理器。例如,以太網交換機可以不通過中央處理器而獨立的編碼和解碼數據。
(第三媒體 2009-08-04)